SPC5644AF0MLU2 32-битни микроконтролери – MCU 32BIT3MB Flsh192KRAM

Краток опис:

Производители: NXP
Категорија на производ: 32-битни микроконтролери – MCU
Податоци:SPC5644AF0MLU2
Опис: IC MCU 32BIT 1,5MB FLASH 144LQFP
RoHS статус: RoHS во согласност


Детали за производот

Карактеристики

Ознаки на производи

♠ Опис на производот

Атрибут на производот Вредност на атрибутот
Производител: NXP
Категорија на производ: 32-битни микроконтролери - MCU
RoHS: Детали
Серии: MPC5644A
Стил на монтирање: SMD/SMT
Јадро: e200z4
Големина на програмска меморија: 4 MB
Големина на податочна RAM меморија: 192 kB
Ширина на магистралата за податоци: 32 битни
Максимална фреквенција на часовник: 120 MHz
Минимална работна температура: - 40 C
Максимална работна температура: + 125 C
Квалификација: AEC-Q100
Пакување: Послужавник
Бренд: NXP Полупроводници
Чувствително на влага: Да
Серија на процесори: MPC5644A
Тип на производ: 32-битни микроконтролери - MCU
Количина на фабричко пакување: 200
Подкатегорија: Микроконтролери - MCU
Дел # псевдоними: 935321662557
Единица тежина: 1,868 гр

♠ 32-битни микроконтролери - MCU

Процесорското јадро на домаќинот e200z4 на микроконтролерот е изградено на технологијата Power Architecture® и дизајнирано специјално за вградени апликации.Покрај технологијата Power Architecture, ова јадро поддржува инструкции за обработка на дигитален сигнал (DSP).MPC5644A има две нивоа на мемориска хиерархија која се состои од 8 KB кеш на инструкции, поддржан од 192 KB SRAM на чип и 4 MB внатрешна флеш меморија.

MPC5644A вклучува надворешен магистрален интерфејс, а исто така и магистрала за калибрација што е достапна само кога се користи системот за калибрација Freescale VertiCal.Овој документ ги опишува карактеристиките на MPC5644A и ги истакнува важните електрични и физички карактеристики на уредот.


  • Претходно:
  • Следно:

  • • 150 MHz e200z4 Power Architecture јадро

    — Кодирање на инструкции со променлива должина (VLE)

    — Суперскаларна архитектура со 2 извршни единици

    — До 2 цели броеви или инструкции со подвижна запирка по циклус

    — До 4 множат и акумулираат операции по циклус

    • Организација на меморијата

    — 4 MB флеш меморија на чип со ECC и читање додека пишувате (RWW)

    — 192 KB SRAM на чип со функционалност на подготвеност (32 KB) и ECC

    — 8 KB инструкциски кеш (со заклучување линија), може да се конфигурира како 2- или 4-насочен

    — 14 + 3 KB eTPU код и RAM меморија за податоци

    — 5 ✖ 4 преклопник (XBAR)

    — 24-влез MMU

    — Надворешен автобуски интерфејс (EBI) со slave и master port

    • Неуспешна безбедна заштита

    — Единица за заштита на меморија со 16 влезови (MPU)

    — CRC единица со 3 под-модули

    — Сензор за температура на спојницата

    • Прекинува

    — Конфигурирачки контролер за прекини (со NMI)

    — 64-канална DMA

    • Сериски канали

    — 3 ✖ eSCI

    — 3 ✖ DSPI (од кои 2 поддржуваат низводно микро втор канал [MSC])

    — 3 ✖ FlexCAN со по 64 пораки

    — 1 ✖ FlexRay модул (V2.1) до 10 Mbit/s со двоен или единечен канал и 128 објекти за пораки и ECC

    • 1 ✖ eMIOS: 24 унифицирани канали

    • 1 ✖ eTPU2 (втора генерација eTPU)

    — 32 стандардни канали

    — 1 ✖ модул за реакција (6 канали со три излези по канал)

    • 2 подобрени аналогно-дигитални конвертори во редица (eQADC)

    — Четириесет 12-битни влезни канали (мултиплексирани на 2 ADC);може да се прошири до 56 канали со надворешни мултиплексери

    — 6 редици за наредби

    — Поддршка за активирање и DMA

    — 688 ns минимално време на конверзија

    • Вчитувач на чип CAN/SCI/FlexRay Bootstrap со модул за помош за подигање (BAM)

    • Нексус

    — Класа 3+ за јадрото e200z4

    - Класа 1 за eTPU

    • JTAG (5-пински)

    • Семафор за активирање на развој (DTS)

    — Регистар на семафори (32-бита) и регистар за идентификација

    — Се користи како дел од активиран протокол за стекнување податоци

    — EVTO пинот се користи за комуникација со надворешната алатка

    • Генерирање на часовник

    — Главен осцилатор на чип 4–40 MHz

    — FMPLL на чип (фреквентно-модулирана јамка заклучена со фаза)

    • До 120 В/И линии за општа намена

    — Индивидуално се програмира како влез, излез или специјална функција

    — Програмабилен праг (хистереза)

    • Режим за намалување на моќноста: бавно, стоп и режим на подготвеност

    • Флексибилна шема за снабдување

    — 5 V единечно напојување со надворешен баласт

    — Повеќекратно надворешно напојување: 5 V, 3,3 V и 1,2 V

    • Пакети

    — 176 LQFP

    — 208 МАПБГА

    — 324 ТЕПБГА

    496-пински CSP (само алатка за калибрација)

    Поврзани производи